DSP Builder是在高性能FPGA平台中迅速高效实现Simulink设计的前沿综合技术。Altera DSP Builder读取使用DSP Builder/MegaCore®模块构建的Simulink模型文件(.mdl),生成VHDL文件和命令行(Tcl)脚本进行综合、硬件实施和仿真。该技术在算法友好的开发环境中建立DSP设计硬件描述,从而缩短了DSP设计周期。DSP Builder 8.0起
设计无线基站多载波、多天线RF处理等实际应用中的多通道信号处理数据通路时,新的DSP Builder第二代综合技术极大地提高了效能。DSP Builder工具自动加入流水线级和寄存器,通过时分复用生成高度优化的功能设计,例如数字上变频(DUC)、下变频(DDC)、峰值因子抑制(CFR)和数字预失真(DPD)等。这大大提高了效能,使用户能够迅速完成系统级设计,针对载波带宽、载波数、天线和分区变化轻松调整设计。DSP Builder提供了多天线、多载波WiMAX和WCDMA DUC设计实例,以及DDC设计等。
具有第二代模型综合技术。该技术使DSP设计人员第一次能够自动生成基于高级Simulink设计描述的时序优化RTL代码。借助这一新的DSP Builder,设计人员在几分钟内就可以实现接近峰值FPGA性能的高性能设计。和手动优化HDL代码需要数小时甚至数天时间相比,这大大提高了效能。 *博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。